yiroshi_mod.zip (Size: 4.64 KB / Downloads: 30)
File simulasi LTspice dengan sedikit modifikasi.
Hasil simulasi:
Phase Margin = 74
Gain Margin = 17
Slew Rate = 55
THD pada 315W/8, 1kHz = 0.004389%
THD pada 315W/8, 20kHz = 0.014787%
THD pada 630W/4, 1kHz = 0.005357%
THD pada 630W/4, 20kHz = 0.016401%
THD 1 kHz turun 10x dari aslinya.
THD 20 kHz turun 40x dari aslinya.
Slew rate naik 2x lebih dikit dari aslinya.
Arus bias pada kelas B dengan bias kecil yaitu sekitar 10mA.
Kedua transistor VAS harus pakai pendingin kecil.
Sebenarnya masih bisa ditingkatkan PSRR nya karena sumber arus tetap untuk LTP kurang optimal. Jika dipakai untuk kelas H, arus bias bisa dinaikkan namun VBE multipler perlu diganti dengan 2 transistor.
